专注收集记录技术开发学习笔记、技术难点、解决方案
网站信息搜索 >> 请输入关键词:
您当前的位置: 首页 > Verilog

并串转换FPGA电路构造的探讨

发布时间:2011-06-30 07:17:39 文章来源:www.iduyao.cn 采编人员:星星草
并串转换FPGA电路结构的探讨

如题,并串转换时FPGA设计里,一个很常用的模块,这里有一个小的探讨。

  一般情况下我们可以使用一个计数器与数据选择器进行并串转换,如下图的的结构。这个结构通过计数器不断的改变数据选择器的地址端,从而使并行输入的数据,串行的输出。

 

  这种结构,比较简单,不过有一个问题就是当数据选择器的输入端多了之后从DINDOUT的电路级数会增加,时间延迟比较大。

 

  下面是一种改进型:

 

  由,由二选一的数据选择器和寄存器,通过类似移位寄存器的方式进行并串转换。

 

  我们很明显看出来,无论输入的数目为i多少,路径延迟为一个二选一的数据选择器。

  其工作流程如下。

  数据输入:

  当DIN1 DIN2 DIN3 ...输入数据到来时,sel=0

  数据输出:

  数据输入后,sel=1,开始移位输出,进行并串转换。

 

友情提示:
信息收集于互联网,如果您发现错误或造成侵权,请及时通知本站更正或删除,具体联系方式见页面底部联系我们,谢谢。

其他相似内容:

热门推荐: